DDR3 SW Leveling EMIF 0 EMIF 1 Nr. Byte 0 Byte 1 Byte 2 Byte 3 Byte 0 Byte 1 Byte 2 Byte 3 Read DQS OPT #1 37 3f 43 3d 35 3b 42 3c #2 31 3d 3f 3d 32 3c 43 3b #4 34 42 41 3c 25 39 41 3c #5 33 3f 3f 39 30 3b 41 38 #6 32 3c 40 3d 32 3d 41 3c #8 24 3a 41 3b 32 3e 42 3b #9 35 3d 44 40 2e 42 48 3d Udworks 33 3b 3e 3a 36 39 41 36 DQS GATE OPT #1 1e1 1b8 186 157 1ce 1b0 175 154 #2 1e0 1b7 179 159 1da 1ab 173 15d #4 1e1 1c5 180 16c 1da 1b8 174 14a #5 1da 1b0 170 15e 1c9 19b 179 15a #6 1dd 1ba 17b 15c 1db 1b5 174 165 #8 1d5 1b0 173 144 1ee 1b1 18e 163 #9 1be 18c 15a 146 1bf 196 16d 141 Udworks 1e3 1bd 183 160 1dd 1b4 185 15e Write DQS OPT #1 b2 b2 a7 8e b0 b4 9e 83 #2 af b6 a4 8e b1 b4 9c 86 #4 b2 b0 a5 8c b5 b5 9f 83 #5 b3 b0 a2 8a ad b2 9b 82 #6 b7 b3 a6 8c b4 b9 a1 83 #8 af b5 a1 8d b2 b4 9e 84 #9 b2 ae ab 91 b0 b5 a1 86 Udworks b2 b0 a4 8b b1 b3 a0 84